# Согласование высокоскоростных формирователей тактовых сигналов

### Джером Пату

При использовании формирователей или буферов разветвления тактовых сигналов для АЦП и ЦАП, должны быть рассмотрены два основных источника ухудшения качества этих сигналов - дизайн проводников печатной платы (РСВ) и согласование выходных сигналов.

## Тактовые шины и амплитуда сигнала

Проводники печатной платы при прохождении сигналов ведут себя как низкочастотные фильтры, внося искажения в форму и увеличивая длительность фронтов сигналов при увеличении длины. Высокочастотные тактовые сигналы более подвержены увеличению затухания, искажений и шума. Тем не менее, для уменьшения фазового шума (джиттер, jitter), который ослабевает при относительно низкой скорости нарастания выходного напряжения (рисунок 1), обычно используются тактовые сигналы с высокой скоростью нарастания. Для корректной передачи сигналов их амплитуда должна быть достаточно большой, а длина подводящих проводников наиболее возможно короткой.



Рисунок 1. Зависимость фазового шума от скорости нарастания входного напряжения для ADCLK925.

Представителями устройств распределения тактовых сигналов являются ADCLK954<sup>2</sup> (буфер-разветвитель) и ADCLK914<sup>3</sup> (сверхбыстрый буфер). ADCLK954 содержит 12 выходных драйверов с полным дифференциальным размахом выходного напряжения 1,6 В (ЭСЛ или низковольтная положительная ЭСЛ) на нагрузке 50 Ом (рисунок 2), частота переключения составляет до 4,8 ГГц. Для ADCLK914 полный дифференциальный размах выходного напряжения составляет 3,8 В, частота переключения - до 7,5 ГГц.

При управлении ЦАП буферы тактовых сигналов должны располагаться как можно ближе к входу тактового сигнала ЦАП, чтобы обеспечить высокая скорость нарастания напряжения, достаточную амплитуду, улучшения электромагнитной совместимости (ЭМС), уменьшения диэлектрических и других потерь. Следует обратить внимание, что характеристическое сопротивление (Z0) линии передачи зависит от размеров проводника (длина, ширина, толщина), а выходной импеданс драйвера должен быть согласован с этим сопротивлением.



Рисунок 2. Форма выходных сигналов ADCLK954 при напряжении питания 3,3 В.

### Согласование выходных сигналов

Ослабление тактового сигнала может вызвать увеличение джиттера, поэтому важно согласование выходного сигнала для предотвращения отражений и для передачи максимальной мощности в нагрузку при относительно большой пропускной способности. Отражения могут вызвать отрицательные и положительные выбросы, внося существенные искажения и изменяя характеристики тактового сигнала, а, в самом неблагоприятном случае, возможно повреждение приемника или самого драйвера. Отражения, вызванные несоответствием выходного и входного импеданса, возникают при не вполне корректном согласовании. Наиболее значительно отражения проявляются при передаче высокоскоростных сигналов с быстрыми фронтами из-за высокочастотных свойств коэффициента отражения. Отраженный импульс накладывается на основной сигнал, ухудшая его форму. Влияние оказывается также и на фронты тактового сигнала, добавляя неопределенность к времени задержки — фазовый шум  $\Delta t$ , как показано на рисунке 3.



Рисунок 3. Воздействие джиттера отраженного сигнала при неправильном согласовании.

Величина отраженного сигнала из-за неправильного согласования может изменяться со временем, поэтому величина  $\Delta t$  будет также меняться. Постоянная времени также влияет на форму и ширину эхо-импульса. По этим причинам, дополнительное отражение, вызванное нестабильностью формы сигнала, которая выглядит как гауссиан, добавляется к классическому джиттеру. Для того чтобы избежать негативных последствий этого явления и ухудшения качества сигнала, необходимо использовать надлежащее схемы согласования сигнала, приведенные в таблице 1. Z0 - импеданс линии, ZOUT - выходной импеданс драйвера, ZIN - входной импеданс приемника. В таблице показаны только КМОП- и ЭСЛ-схемы.

#### Схемы согласования тактовых сигналов





### Ссылки

- www.analog.com/en/clock-and-timing/clock-generation-and-distribution/products/index.html
- ${\color{red}^2}\underline{www.analog.com/en/clock-and-timing/clock-generation-and-distribution/adclk954/products/product.html}$
- $^{\bf 3} \, \underline{\text{www.analog.com/en/clock-and-timing/clock-generation-and-distribution/adclk914/products/product.html}$

### Автор



# Джером Пату [jerome.patoux@analog.com]

Инженер по маркетингу ADI's Clock and Signal Synthesis Group, Гринсборо, Сев. Каролина. В 2002 году окончил ESIGETEL, Авон, Франция со степенью магистра в области электроники и телекоммуникационной инженерии. Также имеет степень магистра по управлению международным проектом Университета Квебека в Халле-Гатино, Канада и ISMANS, Ле-Ман, Франция. До прихода в ADI в 2005 году работал радиоинженером SFR Group и менеджером отдела SNCF.